日韩偷拍一区二区,国产香蕉久久精品综合网,亚洲激情五月婷婷,欧美日韩国产不卡

在線客服
大型RISC處理器設計:用描述語言Verilog設計VLSI芯片圖書
人氣:80

大型RISC處理器設計:用描述語言Verilog設計VLSI芯片

前言 把電子電路變成芯片的過程是一門藝術,而且是一門不斷發展變化的藝術。以前,電路設計、掌握材料物理特性、以及圖形光刻的任務,每個環節都需要設計者考慮周全。之后,電路的設計藝術則變成了主要針對電路的...

內容簡介

本書是一本系統講述32位RISC微處理器的設計方法和設計過程的著作,其內容涵蓋了RISC微處理器設計的全部方面。書中內容有機地將計算機學科的體系結構、系統結構與微電子學科的集成電路設計與實現技術結合起來,既能幫助學習微電子的工程技術人員快速掌握RISC處理器體系結構的VLSI實現原理,又能明確的告訴計算機科學的技術人員如何用現代的電路設計思想、方法、手段來設計與實現微處理器。本書的組織結構就是一本大規模RISC處理器芯片完整的設計文檔。

本書將計算機科學和微電子科學有機結合、面向工程實際,希望能對兩方面的科技工作者帶來幫助。書中展現的完整的大規模芯片的設計過程,也能對設計團隊的組織管理者提供方法和流程上的幫助。

目錄

第1章 概述

第2章 VLSI電路設計

2.1 工藝技術基礎和電路設計風格

2.2 設計流程

2.3 設計階段劃分

第3章 RISC處理器體系結構

3.1 簡單的RISC處理器

3.2 處理器體系結構的選擇

3.2.1 體系結構擴展技術

3.2.2 方案評估

3.2.3 設計方案技術小結

第4章 Verilog 簡短介紹

第5章 外部行為描述

5.1 RISC處理器如何工作

5.1.1 匯編器

5.1.2 測試板

5.2 指令集

5.2.1 LD/ST類裝載和存儲指令

5.2.2 CTR類跳轉指令

5.2.3 ALU類算術和邏輯指令

5.2.4 特殊類指令

5.2.5 綜合指令

5.2.6 中斷

5.3 基于Verilog HDL建模的指令解釋器

5.3.1 概述

5.3.2 組織結構

5.3.3 應用

5.4 測試方案詳細說明書

5.5 定量描述

第6章 處理器粗略結構的內部描述

6.1 數據流

6.1.1 指令在數據通路中的執行

6.1.2 數據通路的流水線

6.1.3 流水線執行方式的特性

6.2 時序

6.2.1 簡單的時鐘方案

6.2.2 總線協議

6.3 流水線級

6.3.1 流水線級的命名和設計

6.3.2 取指令級IF

6.3.3 指令譯碼級ID

6.3.4 執行級EX

6.3.5 存儲器訪問級MA

6.3.6 回寫級WB

6.3.7 流水線各級任務總結

6.4 Cache和寄存器堆

6.4.1 多功能Cache MPC

6.4.2 跳轉目的Cache

6.4.3 流水線中MPC和BTC的協同

6.4.4 寄存器堆

6.5 中斷的處理

第7章 粗略結構模型的流水線劃分

7.1 處理器CHIP

7.2 取指令單元IFU

7.2.1 I_BUS多選器

7.2.2 IFU_ADDR_BUS多選器

7.2.3 NPC_BUS多選器

7.2.4 跳轉目的Cache BTC

7.2.5 多功能Cache MPC

7.2.6 跳轉決策邏輯BDL

7.2.7 程序計數計算器PCC

7.2.8 流水級禁止邏輯PDL

7.2.9 指令譯碼邏輯IDL

7.2.10 串行模式控制器 SMC

7.2.11 擴展PC邏輯EPL

7.3 指令譯碼單元IDU

7.3.1 譯碼塊DG1

7.3.2 譯碼塊DG2

7.3.3 譯碼塊DG3

7.3.4 譯碼塊DG4

7.3.5 譯碼塊DG5

7.3.6 譯碼塊DG6

7.4 算術邏輯單元ALU

7.4.1 算術單元模型

7.4.2 LOGIC模型

7.4.3 SHIFT模型

7.5 存儲器訪問單元MAU

7.6 前推和寄存器單元FRU

7.6.1 寄存器地址譯碼器RAC

7.6.2 前推比較器CMP

7.6.3 前推選擇邏輯FSL

7.6.4 寄存器訪問邏輯RAL

7.6.5 數據和地址流水線

7.7 構建完整的處理器

第8章 門級模型綜合

8.1 由半導體生產商提供的庫

8.1.1 邏輯門

8.1.2 內部緩沖器

8.1.3 觸發器

8.1.4 鎖存器

8.1.5 輸入時鐘驅動器

8.1.6 輸入緩沖器

8.1.7 單向輸出緩沖器

8.1.8 雙向三態輸出緩沖器

8.1.9 測試用宏單元

8.1.10 宏單元:加法器

8.1.11 宏單元:移位器

8.1.12 宏單元:用戶定義的RAM庫

8.1.13 自主開發的庫單元:緩沖器

8.1.14 自主開發的庫單元: 觸發器

8.1.15 自主開發的庫單元:多選器

8.2 手工綜合

8.2.1 同步數據傳輸

8.2.2 帶組合邏輯的寄存器

8.2.3 寄存器流水線

8.2.4 多路數據選擇器

8.2.5 常數賦值

8.2.6 變量賦值

8.2.7 行為級描述的間接綜合

8.3 工具自動綜合

8.3.1 綜合工具

8.3.2 邏輯綜合的例子

8.4 一個較大的綜合實例

8.4.1 同步數據傳輸器

8.4.2 組合邏輯

8.4.3 數據選擇多選器

8.4.4 間接綜合

8.4.5 變量賦值

8.5 特殊情況: 異步總線協議

8.6 統計數據和設計經驗

8.7 門級模型的仿真和優化

8.7.1 驗證

8.7.2 優化

8.7.3 時序仿真

第9章 測試、可測性設計、測試儀以及測試板

9.1 錯誤模型和錯誤覆蓋率

9.2 自動測試儀(ATE)

9.2.1 測試儀的配置和操作

9.2.2 格式和模版

9.3 可測性設計

9.3.1 用于存儲器測試的多選器

9.3.2 掃描通路

9.3.3 信號分析

9.3.4 半導體制造商的測試電路

9.4 功能測試

9.5 測試數據導出

9.5.1 所需的測試方案和測試塊

9.5.2 三態、靜態電流、工藝和存儲器測試

9.5.3 功能測試

9.5.4 評估測試方案

9.5.5 ATE測試數據的準備

9.6 ATE測試儀

9.6.1 DUT卡的設置

9.6.2 開始測試

9.6.3 測試結果

9.7 測試板

9.7.1 底板

9.7.2 PC接口卡和總線接口卡

9.7.3 存儲卡

9.7.4 CPU卡

9.7.5 評估

9.8 結論

第10章 總結和展望

10.1 效率和復雜度

10.2 用狀態圖和轉換圖進行大型VLSI設計的設計描述、分析和仿真

10.3 錯誤模型和HDL的測試方案

第11章 Verilog HDL建模

11.1 EBNF格式語法

11.2 Verilog語句

11.2.1 結構語句

11.2.2 變量聲明

11.2.3 操作符

11.2.4 程序控制

11.2.5 其它語句

11.2.6 VerilogXL 語句

11.3 基本建模概念

11.3.1 仿真器的并行執行原理和事件控制機制

11.3.2 時序控制

11.3.3 層次化建模和實例化

11.3.4 行為和結構建模

11.3.5 變量陣列

11.3.6 模型和組

11.3.7 雙向通信

11.3.8 一些實用編程指南

11.4 實例

11.4.1 簡單的流水線

11.4.2 復雜的流水線

11.4.3 ASIC處理器的行為級模型

11.4.4 ASIC處理器的結構化模型

11.5 語句的EBNF語法

網友評論(不代表本站觀點)

來自mcshare**的評論:

bucuo

2008-09-17 12:16:40
來自快樂的**的評論:

好書

2009-12-25 23:51:36
來自無昵稱**的評論:

挺好的

2010-02-12 19:24:20
來自無昵稱**的評論:

大型RISC處理器設計:用描述語言.

2010-03-01 19:19:40
來自harmony**的評論:

很有參考價值

2010-11-09 20:29:01
來自無昵稱**的評論:

對初步了解CPU設計有點幫助

2011-05-03 13:53:58
來自zhh2345**的評論:

書不錯,內容很好,謝謝!

2011-11-29 15:00:41
來自無昵稱**的評論:

好書

2011-12-22 19:27:55
來自ieeeiee**的評論:

值得好好讀一下,推薦

2011-12-27 22:35:58
來自無昵稱**的評論:

還沒有讀這本書,不過看介紹應該不錯

2012-04-23 15:45:49
來自東東樂**的評論:

還不錯哦

2012-04-23 16:09:48
來自龍在飛**的評論:

難得一本好書。好好閱讀。

2012-06-28 14:59:34
來自zhushun**的評論:

挺好

2012-12-26 20:55:06
來自無昵稱**的評論:

講的比較淺,還不夠深入

2013-01-01 22:12:07
來自hardcon**的評論:

這個商品不錯~

2013-11-21 14:47:44
來自無昵稱**的評論:

內容有點過時了,不過思想不錯

2014-08-17 08:11:24
來自無昵稱**的評論:

挺好的,買了很久,現在才評論

2015-05-23 23:51:38
來自無昵稱**的評論:

有些地方看不懂,不適合初學者

2015-06-15 08:15:55
來自東東樂**的評論:

很不錯的一本書。

2016-09-28 17:22:12
來自二***者**的評論:

翻譯的不好,現在也有點過時了

2017-04-15 23:50:20
來自z***o(**的評論:

不錯的書,很好

2017-04-25 20:08:05
來自無昵稱**的評論:

新概念是經典中俄經典,所以沒有什么可挑剔的。不過這套B的后半部門還是有點難度的,個人感覺比1A的前半部分難。也許是AB和1A1B之后不是同一個教育專家出的緣故吧。

2017-06-22 15:24:25
來自無昵稱**的評論:

非常不錯的系列書籍,大大提高孩子學習數理化的興趣,相信對孩子升初中的學習很有幫助。

2017-07-09 15:24:44
來自無昵稱**的評論:

不知道前面評價的人到底看了沒,反正不建議初學者購買。

2014-08-10 22:21:37
來自騎著蝸**的評論:

有些東西已經過時了,但做基礎很好,具體的實現平臺在我看來有點陌生,不是ISE或QUARTUS

2012-04-29 12:20:51
來自無昵稱**的評論:

很少見到關于怎樣實現一個比較大型的芯片的文檔,這本書可以作為一個參考!

2013-01-06 22:16:49
來自taikae**的評論:

子 一個較大的綜合實例  同步數據傳輸器  組合邏O輯  數6據選擇多選器  間接綜合  變量賦值 特4殊大型RISCD

2015-08-01 09:37:48
來自無昵稱**的評論:

此書對于RISC CPU 設計非常有幫助

2008-04-22 17:20:20

免責聲明

更多出版社
主站蜘蛛池模板: 新建县| 敦化市| 桐乡市| 黄冈市| 象山县| 白沙| 曲麻莱县| 鹿邑县| 醴陵市| 波密县| 双辽市| 佛冈县| 建德市| 公安县| 高州市| 贺州市| 东宁县| 和顺县| 吴江市| 鲁甸县| 安义县| 三台县| 保定市| 如东县| 璧山县| 深圳市| 余干县| 和平区| 鄂州市| 青田县| 城口县| 上饶县| 新化县| 肇东市| 泽库县| 济源市| 建昌县| 漯河市| 普定县| 宜兴市| 潜江市|